Pensumliste til eksamen E24

Der afholdes en fire-timers skriftlig eksamen med skriftlige hjælpemidler tilladte 17. december 2024.
Du har ikke lov til at medbringe en computer til eksamen.

Tidspunkt og sted for eksamen annonceres af studiekontoret. Husk at medbringe studiekort til eksamen.

icon William J. Dally, R. Curtis Harting & Tor Aamodt:
Digital Design Using VHDL
1st edition, Cambridge University Press, 2015   (ISBN: 9781107098862)
Kapitel 1
Kapitel 3
Kapitel 4
Kapitel 5
Kapitel 6
Kapitel 7
Kapitel 8
Kapitel 10
Kapitel 14
Kapitel 15
Kapitel 27
Kapitel 28

Afsnit 1.1 - 1.4
Afsnit 3.1 - 3.6
Afsnit 4.1 - 4.3
Afsnit 5.1
Afsnit 6.1 - 6.10
Afsnit 7.1 - 7.1.7
Afsnit 8.1 - 8.7 *)
Afsnit 10.1 - 10.4 *)
Afsnit 14.1 - 14.6 t.o.m. side 322 *)
Afsnit 15.1 - 15.3
Afsnit 27.1 - 27.3
Afsnit 28.1 - 28.2
  *) Se bemærkning om VHDL nedenfor
Siderne 3 - 13
Siderne 43 - 54
Siderne 58 - 77
Siderne 82 - 85
Siderne 105 - 123
Siderne 129 - 138
Siderne 157 - 184
Siderne 221 - 240
Siderne 305 - 322
Siderne 328 - 334
Siderne 566 - 572
Siderne 580 - 584

Stephen Brown & Zvonko Vranesic:
Fundamentals of Digital Logic with VHDL Design
3rd edition, McGraw-Hill, 2008   (ISBN: 9780077221430)

(Uddrag udgivet samlet i et kompendie, kompendiets sidenummerering angivet)
Kapitel 1
Kapitel 3
Kapitel 8
Afsnit 1.6
Afsnit 3.5-3.6.1, 3.6.5, 3.9.1, 3.10.1
Afsnit 8-8.3, 8.6
Siderne 17 - 19
Siderne 95 - 101, 109-114, 139-140, 147-148
Siderne 485 - 507, 528 - 539
icon Flemming Stassen:
Supplerende noter til Dally et al
5 sider, DTU Compute, 12. november 2024
(se DTU Learn)
Pong P. Chu,
FPGA Prototyping by VHDL Examples
(ebog)
John Wiley & Sons, 2008
Kapitel 3, Afsnit 3.1 - 3.5, Siderne 35 - 53
Vedrørende VHDL:
Kendskab til VHDL som behandlet i forelæsning 4, 7 og 10, jævnfør de tilhørende sæt slides (se DTU Learn):
02138 2024 L04 VHDL 1 ,   02138 2024 L07 Latch og FF og   02138 2024 L10 VHDL 2
Et generelt kendskab til ugesedler, opgaveoplæg, hjemmeopgaver og løsningsforslag forudsættes (se DTU Learn).
Et generelt kendskab til VHDL forudsættes svarende til de i projekt-opgaverne benyttede konstruktioner.

Materiale til laboratorieøvelser og projekter (se DTU Learn):
Lab.Exercise 1: Discrete combinatorial circuits using prototyping boards
Lab.Exercise 2: Using VHDL and Xilinx Vivado to design and implement simple digital circuits on the Basys3 FPGA board
Lab.Exercise 3: Designing finite state machines using VHDL, Xilinx Vivado and the Basys3 FPGA board
icon Kendskab til tidligere eksamenssæt fra kursus 02138 og hertil hørende løsninger (se DTU Learn):
4-timers eksamen




Eksamenssæt 19 december 2018
Eksamenssæt 27 maj 2019
Eksamenssæt 18 december 2019
Eksamenssæt 27 maj 2020
Eksamenssæt 17 december 2020

Eksamenssæt 27 maj 2021
Eksamenssæt 15 december 2021
Eksamenssæt 23 maj 2022
Eksamenssæt 16 december 2022
Eksamenssæt 15 december 2023
Eksamenssæt 27 maj 2024
Andre eksamenssæt

Eksamenssæt 4 juni 2013
Eksamenssæt 18 december 2014
Eksamenssæt 24 maj 2017



Forbehold:
Denne side er senest opdateret tirsdag den 12. november 2024.
Vi forbeholder os retten til at ændre oplysningerne om eksamen m.v. indtil seneste frist i henhold til DTUs regler og bestemmelser (dvs. fredag den 15. november 2024).